mirror of
https://gitlab.com/qemu-project/qemu
synced 2024-07-21 10:24:33 +00:00
target-tricore: Add div.f instruction
Reviewed-by: Richard Henderson <rth@twiddle.net> Signed-off-by: Bastian Koppelmann <kbastian@mail.uni-paderborn.de> Message-Id: <1457708597-3025-6-git-send-email-kbastian@mail.uni-paderborn.de>
This commit is contained in:
parent
daab3f7fa8
commit
446ee5b2a8
|
@ -132,3 +132,29 @@ uint32_t helper_fmul(CPUTriCoreState *env, uint32_t r1, uint32_t r2)
|
||||||
return (uint32_t)f_result;
|
return (uint32_t)f_result;
|
||||||
|
|
||||||
}
|
}
|
||||||
|
|
||||||
|
uint32_t helper_fdiv(CPUTriCoreState *env, uint32_t r1, uint32_t r2)
|
||||||
|
{
|
||||||
|
uint32_t flags;
|
||||||
|
float32 arg1 = make_float32(r1);
|
||||||
|
float32 arg2 = make_float32(r2);
|
||||||
|
float32 f_result;
|
||||||
|
|
||||||
|
f_result = float32_div(arg1, arg2 , &env->fp_status);
|
||||||
|
|
||||||
|
flags = f_get_excp_flags(env);
|
||||||
|
if (flags) {
|
||||||
|
/* If the output is a NaN, but the inputs aren't,
|
||||||
|
we return a unique value. */
|
||||||
|
if ((flags & float_flag_invalid)
|
||||||
|
&& !float32_is_any_nan(arg1)
|
||||||
|
&& !float32_is_any_nan(arg2)) {
|
||||||
|
f_result = DIV_NAN;
|
||||||
|
}
|
||||||
|
f_update_psw_flags(env, flags);
|
||||||
|
} else {
|
||||||
|
env->FPU_FS = 0;
|
||||||
|
}
|
||||||
|
|
||||||
|
return (uint32_t)f_result;
|
||||||
|
}
|
||||||
|
|
|
@ -108,6 +108,7 @@ DEF_HELPER_1(unpack, i64, i32)
|
||||||
DEF_HELPER_3(fadd, i32, env, i32, i32)
|
DEF_HELPER_3(fadd, i32, env, i32, i32)
|
||||||
DEF_HELPER_3(fsub, i32, env, i32, i32)
|
DEF_HELPER_3(fsub, i32, env, i32, i32)
|
||||||
DEF_HELPER_3(fmul, i32, env, i32, i32)
|
DEF_HELPER_3(fmul, i32, env, i32, i32)
|
||||||
|
DEF_HELPER_3(fdiv, i32, env, i32, i32)
|
||||||
/* dvinit */
|
/* dvinit */
|
||||||
DEF_HELPER_3(dvinit_b_13, i64, env, i32, i32)
|
DEF_HELPER_3(dvinit_b_13, i64, env, i32, i32)
|
||||||
DEF_HELPER_3(dvinit_b_131, i64, env, i32, i32)
|
DEF_HELPER_3(dvinit_b_131, i64, env, i32, i32)
|
||||||
|
|
|
@ -6675,6 +6675,9 @@ static void decode_rr_divide(CPUTriCoreState *env, DisasContext *ctx)
|
||||||
case OPC2_32_RR_MUL_F:
|
case OPC2_32_RR_MUL_F:
|
||||||
gen_helper_fmul(cpu_gpr_d[r3], cpu_env, cpu_gpr_d[r1], cpu_gpr_d[r2]);
|
gen_helper_fmul(cpu_gpr_d[r3], cpu_env, cpu_gpr_d[r1], cpu_gpr_d[r2]);
|
||||||
break;
|
break;
|
||||||
|
case OPC2_32_RR_DIV_F:
|
||||||
|
gen_helper_fdiv(cpu_gpr_d[r3], cpu_env, cpu_gpr_d[r1], cpu_gpr_d[r2]);
|
||||||
|
break;
|
||||||
default:
|
default:
|
||||||
generate_trap(ctx, TRAPC_INSN_ERR, TIN2_IOPC);
|
generate_trap(ctx, TRAPC_INSN_ERR, TIN2_IOPC);
|
||||||
}
|
}
|
||||||
|
|
Loading…
Reference in a new issue